## 可変焦点ミラーを用いた全焦点画像システムの

# リアルタイム化

CMOS カメラと FPGA による高速ビジョンシステムの構築

玉井俊規† 北川耕平† 平井慎一† 石井明†

立命館大学理工学部 〒 525-8577 滋賀県草津市野路東 1-1-1 Email: † rr006006@se.ritsumei.ac.jp

あらまし 可変焦点ミラーを用いてレンズの焦点距離を変化させ,焦点距離の異なる複数枚の画像を獲得し, 全焦点画像を生成した.さらに,システムをリアルタイム化するために 1000fps で撮像可能な CMOS カメラと並 列処理が可能な FPGA のシステムを提案し, FPGA に実装する画像処理回路のシミュレーションを行った.

キーワード CMOS カメラ, FPGA, 全焦点画像

1 はじめに

電子機器の薄型化,小型化が進むにつれて高密度実装 型対応の半導体パッケージが開発されおり,パッケー ジングに対応し,検査項目のニーズの多様化が求めら れている[1].

現在,半導体の分野では微細な部品の位置決めや検 査には顕微鏡や内視鏡のような拡大光学系が用いられ ている.しかし,この拡大光学系は倍率が高くなるほ ど被写界深度が浅くなるため,ある奥行きの物体に焦 点を合わせると,異なる奥行きでは焦点が合わなくな る.そのため複雑な3次元形状の全ての位置に被写界 を合わせることは困難な場合が多く,全焦点画像を得 る機構が必要となる.全焦点画像システムとして,可 変焦点レンズを用いたデジタル顕微鏡システムが報告 されている[2].これは圧電バイモルフを積層したアク チュエータから可変焦点レンズを構成し,一点比較法 を用いて演算の高速化を行っている.

本研究は PZT 積層型アクチュエータを用いた可変 焦点ミラー機構を構築している.我々は以前に上記し たシステムに CCD カメラを用いて PC 上で全焦点画 像を取得できることを示したが,リアルタイム化はで きなかった [3].解決策として,画像処理を FPGA で 行い,画像処理の高速化に伴って CMOS カメラを用 いた.本報告では CMOS カメラと並列処理が可能な FPGA によるリアルタイムビジョンシステムについて 述べる.なお,本報告では人が動画として認識できる 最低ラインとして 100ms をリアルタイムとする.

### 1.1 システム構成図

Fig1 にシステム構成図を示す.本システムは撮像レンズの後方焦点位置に設置した可変ミラー(以下ミラー)の曲率を変化させることで,間接的に撮像レンズの焦点距離を変化させ,複数焦点での撮像を行うものである.ミラーの有効系が絞りとなり,物体側テレセントリック光学系となってる.そのため,形状寸法が変化せず,画像サイズが変わらないため画像合成に有利となる[4].



Fig 1: Construction of 3-D Image Acquisition System Using Varifocal Mirror

### 2 実験装置

#### 2.1 ミラー駆動部

ミラー駆動部はガラス板にアルミを蒸着したものに PZT アクチュエータ (以下 PZT) で負荷をかけること で,曲率を変化させる.このミラーが歪の少ない球面 を形成できるかどうかが画像劣化度合に大きく影響す る.ミラーに直接加圧した場合,応力集中が起きミラー 曲面が歪に変形してしまう.そのため,ミラーとPZT の間に粘性の低いシリコンオイルを挟むことで均一の 力をミラーに負荷できるようにしている.画像のボケ を評価する合焦度とPZT 移動量の関係を Fig.2 に示 す.直接ミラーに負荷を与えた場合は PZT 移動量が 0.35mm の時に合焦度は75%を下回っているる.し かし,オイルを媒体として挟むことで PZT 移動量が 0.35mm の時でも合焦度は90%以上を保つことができ ている.



Fig 2: Relation PZT Distance and Focus Degree タイトルを記入してください

#### 2.2 CMOS カメラ

本研究は画像処理アルゴリズムを FPGA に実装す ることで 100ms での画像生成を目標としている. その ため,画像10枚を処理する場合には画像1枚あたり 10ms で取得しなければならないため,通常のビデオフ レームレートよりも高速で撮影する必要がある.その ため,本システムでは1000fps で撮像可能な CMOS カ メラを用い,画像処理を並列可能な FPGA で行なうこ とで高速ビジョンシステムを構築している.130万画 素 500fpsCMOS センサ (MI-MV13) を搭載した小型カ メラヘッド (ITL-HSC-CH) と PCI 画像取込/処理ボー ド (ITL-HSC-PCI64) から構成されたシステムにより 高速撮影を行う。画像処理を行うための CMOS カメラ と FPGA は Fig.2 に示すように, CMOS イメージャ, LVDS と PC64 ボードから構成されている. FPGA で ある Xilinx 社製 Virtex-2 は PCI64 ボードに実装され, 約600万システムゲート相当の論理回路を構築できる. CMOS イメージャで撮像された画像は, LVDS を経由

して, PC64 ボード上の FPGA へ転送される.この FPGA 上に画像処理回路を実装する.画像処理回路は, DDR-SDRAM を記憶回路として使用し,フィルタリ ング処理と合成演算を行う.



Fig 3: CMOS camera and FPGA board

#### 3 制御

#### 3.1 PZT アクチュエータの制御

PZT 積層型アクチュエータの圧電定数を d,電界強度を E,素子 1 枚の厚みを t,積層枚数を n とする.このとき変位  $\delta$  は一般的に

$$\delta = dEtn \tag{1}$$

で求められる.しかし,圧電定数はアクチュエータに かかる電圧により複雑に変化するものであり,一定の 値ではない.また,PZT アクチュエータの変位は内部 素子が歪むことによって発生する.各素子で応答速度 にばらつきがあり,各素子がすべて同様に反応するわ けではないので速度制御や加速度制御には向いていな い.よって変位を計測し,制御モデルとなる式を求め, それをもとに位置制御を行う.5秒ごとに12V印加電 圧を増加させ,最大駆動電圧である600Vまで印加し, 各電圧における変位を測定した.PZT アクチュエータ への印加電圧を V としたとき求められた変位δの導出 式を式(2)に示す.

$$\delta = 1.262V^3 + 0.00168V^2 + 0.0292V \tag{2}$$

式(2)の逆関数より,変位 δ に対する印加電圧 V を求 める.このとき,CMOS イメージャの最大取得フレー ムレートから,1ms以内の収束が望ましいが,使用して いる PZT 制御用のドライバの応答速度が遅いためにこ れを実現することは難しい.そのため,PZT アクチュ エータの連続移動中に撮像を行うこととした.CMOS イメージャのシャッタースピードが速いためにPZT を 駆動させながらの撮像でも,画像のぶれは最小限に抑 えられると考えられる.

#### 3.2 制御結果

fig.4に 20ms で目標値を  $40\mu$ m 変化させた場合の結 果を示す.CMOS イメージャの仕様から被写界深度は 0.31mm である.現状では,焦点移動距離は PZT の変 位の 20 倍であるので誤差は最大でも  $1.5\mu$ m 以内に収 まっている必要がある.fig.4 に示すように最大誤差は  $1\mu$ m 以内に収まっている.なお,振動は機構上オイル のダンピングにより吸収されると考えられる.



Fig 4: Result of Control of PZT Actuator

### 4 画像処理

#### 4.1 合焦度

本研究では焦点距離の異なる複数枚の画像から最も 焦点が合っている個所を抜き出し,合成して全焦点画 像を取得する.その際,画像のぼけを定量的に判断す るために画像の差分をとることで求められる合焦度を 用いる。合焦度検出オペレータには様々な提案がなさ れているが,本研究では比較間隔2の8近傍変形二次 微分フィルタを用いている[5].合焦度検出オペレータ をかけて得られる合焦度は照明などの低周波成分にも 反応するためばらつきが大きくなる.そのため,合焦 度算出オペレータをかけて得られた画像に5×5のマス クから最も高い値を退き出す Maximum フィルタを施 すことで,高周波成分を強調して安定した合焦度を求 めている.

#### 4.2 画像合成方法

本節では全焦点画像作成のための合成方法について 述べる.前節に述べたように PZT の移動量が一定であ れば10枚の画像を撮像する範囲内では PZT とカメラ は同期をとる必要がない.したがって,撮像の開始以 外は独立に動作してる.

1. 取得した一枚目の原画像に対して,フィルタリン グ処理を行い,合焦度を算出する

- ステップ2と同様に,二枚目の原画像を取得し, 合焦度を算出する
- ステップ1,2で得られた合焦度をピクセルごとに 比較し,値の高い方の原画像の輝度値を全焦点画 像の輝度値として合成する
- 4. 手順1から手順3を繰り返して,10枚の画像を合 成する

全焦点画像の画質と距離の情報量は画像取得枚数によっ て決まるため,PZTの分解能に依存する.ソフトウエ ア(C言語)で焦点距離の異なる画像(1280×1024)10 枚から生成した全焦点画像をFig.6(a)に,距離画像を Fig.6(b)に示す.画像生成にはPentium3(1G)で304s を要した.





(a) All focus Image

(b) 3-D Image

Fig 5: All focus Image and 3-D Image by C-Languege

### 5 回路設計

画像処理アルゴリズムを FPGA に実装するため回路 設計を行う.設計にはハードウエア言語である Verilog HDL を用いた.設計した各モジュールを組み合わせた 回路構成図を Fig7 に示す.



Fig 6: Circuit Composition chart

#### 5.1 ビット詰めモジュール

ビット詰めモジュールは CMOS カメラから得ら れた画像データを DDR-SDRAM に効率よく格納す るためにビット詰め処理を行う.カメラからの画像 データは100bit(10pixel分)で送信されてくる.一方, DDR-SDRAMでは128bitで書き込み可能であるため, 100bit のデータを128bit にするためにビット詰めを 行う.

#### 5.2 8近傍変形二次微分フィルタモジュール

比較間隔208近傍変形二次微分フィルタは値を算出 するのに注目画素とその周辺8画素分のデータを必要 とする.そのため、マスク処理に必要なデータをDual Port RAM に格納する.マスク処理に必要な下段部分 のデータが転送されてきたら Dual Port RAM からデー タを読み出し、値を算出する。データを格納する Dual Port RAM を列ごとに5つ並列して用いることにより 画像データの入力に合わせて値を算出する.

### 5.3 Maximum フィルタモジュール

Maximum フィルタモジュールは 5 × 5 のマスクか ら値の一番高い値を抜き出す処理を行う.ここでも 8 近傍変形二次微分フィルタモジュール同様に、1 列ごと に Dual Port RAM を 5 つ並列して用いることにより データ入力に合わせて値を算出する.

#### 5.4 合焦度比較,合成モジュール

合焦度比較,合成モジュールは原画像1と原画像2(合 成画像)の合焦度を比較して,合焦度の高い方の原画像 における輝度値を全焦点の輝度値として合成していく モジュールである.画像2枚分のフィルタリングデー タと2枚分の原画像データをDDR SDRAMから読み 出しDual Port RAM に格納する.フィルタリングデー タから原画像1と原画像2のどちらの値を参照するか を示すデータを作成し,画像を合成する.

### 6 シミュレーション結果

本報告では設計した回路は DMA 転送における SW との同期が取れていないために未実装であるのでシミュ レーション結果のみを報告する.今回のシミュレーショ ン結果から 10 枚の画像合成における見積もり処理時 間は 78.1ms であった.全焦点画像 1 枚につき 33ms に表示は困難であるが 99ms に 1 枚の画像表示は可能 であると考えられる.シミュレーション結果を C 言語 にて再構築した全焦点画像を Fig.8(a) に,距離画像を Fig.8(b) に示す.



(a) All focus Image (b) 3-D Image

Fig 7: All focus Image and 3-D Image by Verilog

### 7 おわりに

全焦点画像生成システムとアルゴリズムを述べた. さらに,システムのリアルタイム化のための回路構成とシミュレーションをおこなった.

今回のシミュレーションでは主に DDR-SDRAM の データ書き込み,および読み込みに時間がかかるため 見積もり処理時間が大きくなってしまった.今後,読 み出しの限定機能などを加え,さらなる高速化を図り たい.また,GUI などを含めた SW と HW の協調検 証を行い,設計した回路実装し,リアルタイムビジョ ンシステムを構築する.

### 参考文献

- CaracappaA E: 2D vision inspection requirements for chip scale packages;Proc Tech Program Natl Electron Packag Prod Conf,Vol.1998, No.West Vol.3, pp.1259-1263, 1998.
- [2] Takashi Kaneko, Naoki Mitsumoto, Nobuki Kawahara: 可変焦点レンズを用いたデジタル全 焦点顕微システム; デンソーテクニカルレビュー, Vol.5, No1, pp27-31, 2000.
- [3] 玉井俊規,北川耕平,平井慎一,石井明:流体圧力を 用いた可変焦点ミラーの球面形状制御;計測自動制 御学会システムインテグレーション部門学術講演 会,pp.184-185,2004.
- [4] Akira Ishii, Susumu Sugiyama, Junichi Sakai, Shinichi Hirai, and Toshinori Ochi: Constantmanification focusing using a varifocal mirror avd its application to 3-D imaging ; Proc. of SPIE, Vol.4902, pp.238-245, 2002.
- [5] S.K Nayer and Y.Nakagawa: Shape From Focus; IEEE Tranks.Patter Analysis and Machine Intell, Vol.16, No8, pp.824-831,1944.